绑定手机号
获取验证码
确认绑定
提问
0/255
提问
订阅开课提醒需关注服务号
回答成功
知道了
扫码关注智猩猩服务号登录
请使用微信扫描二维码
扫描二维码分享给微信好友
您已订阅成功,有新课程,我们将第一时间提醒您。
知道了
发送提问成功
回答可在
“我的——我的提问”中查看
知道了
失败
欢迎来智东西
关注我们
智东西
车东西
芯东西
智猩猩
ASIP Designer加速无线通信SoC设计
2025/09/24 14:00:00
课程讲师
翟宝陆 新思科技 ASIP Designer工具资深应用工程师

主要负责为客户提供设计服务,协助客户ASIP架构定义以及工具售后技术支持工作。拥有 10 年以上专用指令集处理器设计验证经验,深耕 ASIP 架构探索与性能优化领域,具备深刻洞察与实践积累。加入 新思科技前,曾任职于展讯通信,主导语音处理,ISP及无线通信领域多款专用处理器的设计与验证工作。翟宝陆毕业于西安交通大学,先后获学士及硕士学位。

翟宝陆
新思科技 ASIP Designer工具资深应用工程师

主要负责为客户提供设计服务,协助客户ASIP架构定义以及工具售后技术支持工作。拥有 10 年以上专用指令集处理器设计验证经验,深耕 ASIP 架构探索与性能优化领域,具备深刻洞察与实践积累。加入 新思科技前,曾任职于展讯通信,主导语音处理,ISP及无线通信领域多款专用处理器的设计与验证工作。翟宝陆毕业于西安交通大学,先后获学士及硕士学位。

Junsu Heo 韩国建国大学 SoC设计实验室博士

于 2023 年获得韩国首尔建国大学(Konkuk University)电子工程硕士学位,目前正在该校攻读电子工程博士学位。他的研究方向包括系统级芯片(SoC)架构的建模与仿真,以及面向包含专用指令集处理器(ASIPs)在内的硬件加速器的算法 - 架构协同设计。

Junsu Heo
韩国建国大学 SoC设计实验室博士

于 2023 年获得韩国首尔建国大学(Konkuk University)电子工程硕士学位,目前正在该校攻读电子工程博士学位。他的研究方向包括系统级芯片(SoC)架构的建模与仿真,以及面向包含专用指令集处理器(ASIPs)在内的硬件加速器的算法 - 架构协同设计。

课程提纲
  • 面向无线通信SoC的专用处理器设计工具——ASIP Designer
  • 案例研究:FlexSD,面向MIMO球形译码的粗粒度专用指令集处理器设计
  • 问答环节
课程简介

随着5G网络对超高数据速率、超低时延、高可靠的严格要求,传统通用处理器与硬件加速单元的组合架构已无法满足新一代通信系统的要求。专用指令集处理器(ASIP)兼具高性能与软件可编程性,因此有望成为突破无线通信SoC设计瓶颈的关键技术。

然而,ASIP的设计流程极其复杂,涉及指令集定制、微架构优化、工具链开发等多个环节,导致传统设计方法周期长、风险高,严重制约了5G SoC的快速迭代与创新。如何高效地设计出既符合算法特性又具备软件可编程性的ASIP,成为摆在SoC设计团队面前的一大挑战。

在这一背景下,新思科技推出的专用处理器设计工具ASIP Designer应运而生,旨在为开发者提供从架构定义、指令集设计、RTL实现到编译器 / 仿真器自动生成的全流程支持,显著提升ASIP的设计效率与质量,帮助客户在短时间内构建出高度优化的ASIP。

为了让大家进一步了解ASIP Designer在无线通信SoC设计中优势与应用实践,智猩猩联合新思科技策划推出「ASIP Designer加速无线通信SoC设计公开课」。

公开课邀请到新思科技ASIP Designer工具资深应用工程师翟宝陆、韩国建国大学SoC设计实验室Junsu Heo博士两位技术专家主讲,并将于9月24日14:00开讲。

精彩问答
提问
提问
目前还没有问题,可以点击右侧的“提问按钮”提问
更多问题...